با سلام خدمت شما بازديدكننده گرامي ، خوش آمدید
به سایت من . لطفا براي هرچه بهتر شدن مطالب اين
وب سایت ، ما را از نظرات و پيشنهادات خود آگاه سازيد
و به ما را در بهتر شدن كيفيت مطالب ياري کنید.
دومین مقاله در مورد آشنایی شبکه نوری روی تراشه که چکیده آن را برای شما برروی سایت میگذارم و کل مقاله را میتوانید در ادامه مطلب دانلود کنید.
موضوع مقاله در مورد :
On the Design of a Photonic Network-on-Chip
چکیده:
Recent remarkable advances in nanoscale silicon photonic integrated circuitry specifically compatible with CMOS fabrication have generated new opportunities for leveraging the unique capabilities of optical technologies in the on-chip communications infrastructure. Based on these nano-photonic building blocks, we consider a pho tonic network-on-chip architecture designed to exploit the enormous transmission bandwidths, low latencies, and low power dissipation enabled by data exchange in the opti cal domain. The novel architectural approach employs a broadband photonic circuit-switched network driven in a distributed fashion by an electronic overlay control network which is also used for independent exchange of short mes sages. We address the critical network design issues for insertion in chip multiprocessors (CMP) applications, in cluding topology, routing algorithms, path-setup and tear down procedures, and deadlock avoidance. Simulations show that this class of photonic networks-on-chip offers a significant leap in the performance for CMP intrachip com munication systems delivering low-latencies and ultra-high throughputs per core while consuming minimal power.
در این سایت میتوانید دسترسی داشته باشید به پایان نامه های انجام شده در موضوع شبکه برروی تراشه(noc) که 30 صفحه از هر پایان نامه را میتوانید مشاهده کنید. برای مشاهده کتابخانه مرکزی دانشگاه شریف بر روی لینک زیر کلیک کنید.
یکی از زبان های توصیف سخت افزار می باشد . توسط یک زبان توصیف سخت افزار می توان یک سیستم دیجیتال مانند فلیپ فلاپ ، حافظه و یا پردازنده و . . . را توصیف نمود . با استفاده از این زبان توصیف سخت افزاری میتوان یک سیستم دیجیتالی ساده مانند یک فلیپ فلاپ و یا یک سیستم دیجیتالی پیشرفته نظیر یک میکرو کنترلر را در هر سطحی توضیف نمود .
کتابچه خودآموز زبان توصیف سخت افزار Verilog نوشته سعید صفری از گروه برق و کامپیوتر دانشگاه فنی مهندسی تهران می باشد. مخاطبان خاص این کتابچه دانشجویان رشته های برق ، کامپیوتر ، مهندسی پزشکی و دیگر افراد علاقه مند به مدارات دیجیتال می باشند . خوانندگان این کتاب باید دقت فرمایند که برای فهم کامل مطالب درون این کتابچه می بایست آشنایی خوبی با مدارات دیجیتال داشته و یا درس مدارات منطقی را گذرانده باشند .برای دانلود آموزش به ادامه مطلب بروید.
آموزش نرم افزار ModelSim که یکی از بهترین و حرفه ای ترین نرم افزارها برای طراحی و شبیه سازی برنامه های VHDL با قابلیت های بالا میباشد برای آموزش این نرم افزار به ادامه مطلب بروید.
مقاله در مورد آشنایی شبکه نوری روی تراشه که چکیده آن را برای شما برروی سایت میگذارم و کل مقاله را میتوانید در ادامه مطلب دانلود کنید.
موضوع مقاله در مورد :All-Optical Wavelength-Routed Architecture for a Power-Efficient Network on Chip
چکیده:
In this paper, we propose a new architecture for nanophotonic Networks on Chip (NoC), named 2D-HERT, which consists of optical data and control planes. The proposed data plane is built upon a new topology and all-optical switches that passively rout optical data streams based on their wavelengths. Utilizing wavelength routing method, the proposed deterministic routing algorithm, and Wavelength Division Multiplexing (WDM) technique, the proposed data plane eliminates the need for optical resource reservation at the intermediate nodes. For resolving end-point contention, we propose an all-optical request-grant arbitration architecture which reduces optical losses compared to the alternative arbitration schemes. By performing a series of simulations, we study the efficiency of the proposed architecture, its power and energy consumption, and the data transmission delay. Moreover, we compare the roposed architecture with electrical NoCs and alternative optical NoCs under various synthetic traffic patterns. Averaged across different traffic patterns, 2D-HERT reduces data transmission delay by 24, 15, 18, 4, and 70 percent and achieves average per-packet power reduction of 58, 47, 52, 45, and 95 percent over Phastlane, Firefly, Corona architecture, -router, and electrical Torus, respectively